测试计划书:就是test plan,需要仔细研究产品规格书,根据产品规格书来书写测试计划书,具体的需要包含下面这些信息:a)DUT的信息,具体的每个pad或者pin的信息,CP测试需要明确每个bond pads的坐标及类型信息,FT测试需要明确封装类型及每个pin的类型信息。b)测试机要求,测试机的资源需求,比如电源数量需求、程序的编写环境、各种信号资源数量、精度如何这些,还需要了解对应的测试工厂中这种测试机的数量及产能,测试机费用这些。c)各种硬件信息,比如CP中的probe card, FT中的load board的设计要求,跟测试机的各种信号资源的接口。d)芯片参数测试规范,具体的测试参数,每个测试项的测试条件及参数规格,这个主要根据datasheet中的规范来确认。e)测试项目开发计划,规定了具体的细节以及预期完成日期,做到整个项目的可控制性和效率。如何能完整有效地测试整个芯片,在设计过程中需要被考虑的比重越来越多。湖北IC芯片测试机设备
O/S测试有两种测试方法:静态测(也可以叫DC测试法),测试方法为:首先,所有的信号管脚需要预置为“0”,这可以通过定义所有管脚为输入并由测试机施加 VIL来实现, 所有的电源管脚给0V, VSS连接到地(Ground),已上图测试PIN1为例,从PIN1端Force 电流I1 约 -100ua,PIN1对GND端的二极管导通,此时可量测到PIN1端的电压为二极管压降-0.65V左右。如果二极管压降在-0.2V~-1.5V之间为PASS,大于1.5v为Open,小于0.2V为Short。同样从PIN1端Force 电流I2 约 100ua,PIN1对VDD端的二极管导通,此时可量测到PIN1端的电压为二极管压降0.65V左右。如果二极管压降在-0.2V~-1.5V之间为PASS,大于1.5v为Open,小于0.2V为Short。重庆芯片测试机源头厂家芯片测试机提供了可靠的测试跟踪,帮助工程师快速定位测试问题。
测试系统的基本工作机制:对测试机进行编写程序,从而使得测试机产生任何类型的信号,多个信号一起组成测试模式或测试向量,在时间轴的某一点上向DUT施加一个测试向量,将DUT产生的输出反馈输入测试机的仪器中测量其参数,把测量结果与存储在测试机中的“编程值”进行比较,如果测量结果在可接受公差范围内匹配测试机中的“编程值”,那么这颗DUT就会被认为是好品,反之则是坏品,按照其失效的种类进行记录。晶圆测试(wafer test,或者CP-chip probering):就是在晶圆上直接进行测试,下面图中就是一个完整的晶圆测试自动化系统。
以下以一个具体的例子对中转装置60的功能进行进一步说明。例如一个tray盘中较多可以放置50个芯片,自动上料装置40的每一个tray盘中都装有50个芯片。移载装置20吸取自动上料装置40的tray盘中的芯片到测试装置30进行测试,测试合格的芯片移载至自动下料装置50的空的tray盘中。当出现一个不良品时,该不良品则被移动至不良品放置台60,当自动上料装置40的一个tray盘中的芯片全部完成测试后,自动下料装置50的tray盘中只装了49个测试合格的芯片。此时,移载装置20则把自动上料装置40的空的tray盘移载至tray盘中转台63上,然后移载装置20从下方的另一个tray盘中吸取芯片进行测试,直至把自动下料装置50的tray盘中装满50个芯片,然后把tray盘中转台63上的空的tray盘移载至自动下料装置50。通过对芯片测试机的工作原理的了解,我们可以知道芯片测试机的概念、测试流程、机构成以及测试模式等。
一般packagetest的设备也是各个厂商自己开发或定制的,通常包含测试各种电子或光学参数的传感器,但通常不使用探针探入芯片内部(多数芯片封装后也无法探入),而是直接从管脚连线进行测试。由于packagetest无法使用探针测试芯片内部,因此其测试范围受到限制,有很多指标无法在这一环节进行测试。但packagetest是Z终产品的测试,因此其测试合格即为Z终合格产品。IC的测试是一个相当复杂的系统工程,无法简单地告诉你怎样判定是合格还是不合格。设计和制造的冗余度越高,越能提供成品的良率。上海集成电路芯片测试机厂商
IC芯片测试是确保集成电路(IC)在制造和使用过程中的质量和可靠性的重要环节。湖北IC芯片测试机设备
常见的测试手段,CP(Chip Probing)测试和FT(Final Test)测试:CP测试。芯片测试分两个阶段,一个是CP(Chip Probing)测试,也就是晶圆(Wafer)测试。另外一个是FT(Final Test)测试,也就是把芯片封装好再进行的测试。CP(Chip Probing)指的是晶圆测试。CP测试在整个芯片制作流程中处于晶圆制造和封装之间。晶圆(Wafer)制作完成之后,成千上万的裸DIE(未封装的芯片)规则的分布满整个Wafer。由于尚未进行划片封装,芯片的管脚全部裸露在外,这些极微小的管脚需要通过更细的探针台来与测试机台连接。湖北IC芯片测试机设备