企业商机
DDR一致性测试基本参数
  • 品牌
  • 克劳德
  • 型号
  • DDR一致性测试
DDR一致性测试企业商机

制定DDR 内存规范的标准化组织是JEDEC(Joint Electron Device Engineering  Council,)。按照JEDEC组织的定义, DDR4 的比较高数据速率已经 达到了3200MT/s以上,DDR5的比较高数据速率则达到了6400MT/s以上。在2016年之 前,LPDDR的速率发展一直比同一代的DDR要慢一点。但是从LPDDR4开始,由于高性 能移动终端的发展,LPDDR4的速率开始赶超DDR4。LPDDR5更是比DDR5抢先一步在 2019年完成标准制定,并于2020年在的移动终端上开始使用。DDR5的规范 (JESD79-5)于2020年发布,并在2021年开始配合Intel等公司的新一代服务器平台走向商 用。图5.2展示了DRAM技术速率的发展。DDR2 和 LPDDR2 电气一致性测试应用软件。通信DDR一致性测试PCI-E测试

通信DDR一致性测试PCI-E测试,DDR一致性测试

RDIMM(RegisteredDIMM,寄存器式双列直插内存)有额外的RCD(寄存器时钟驱动器,用来缓存来自内存控制器的地址/命令/控制信号等)用于改善信号质量,但额外寄存器的引入使得其延时和功耗较大。LRDIMM(LoadReducedDIMM,减载式双列直插内存)有额外的MB(内存缓冲,缓冲来自内存控制器的地址/命令/控制等),在技术实现上并未使用复杂寄存器,只是通过简单缓冲降低内存总线负载。RDIMM和LRDIMM通常应用在高性能、大容量的计算系统中。

综上可见,DDR内存的发展趋势是速率更高、封装更密、工作电压更低、信号调理技术 更复杂,这些都对设计和测试提出了更高的要求。为了从仿真、测试到功能测试阶段保证DDR信号的波形质量和时序裕量,需要更复杂、更的仿真、测试和分析工具。


通信DDR一致性测试PCI-E测试DDR-致性测试探测和夹具;

通信DDR一致性测试PCI-E测试,DDR一致性测试

DDR4/5与LPDDR4/5 的信号质量测试

由于基于DDR颗粒或DDR DIMM的系统需要适配不同的平台,应用场景千差万别, 因此需要进行详尽的信号质量测试才能保证系统的可靠工作。对于DDR4及以下的标准 来说,物理层一致性测试主要是发送的信号质量测试;对于DDR5标准来说,由于接收端出 现了均衡器,所以还要包含接收测试。

DDR信号质量的测试也是使用高带宽的示波器。对于DDR的信号,技术规范并没有 给出DDR信号上升/下降时间的具体参数,因此用户只有根据使用芯片的实际快上升/ 下降时间来估算需要的示波器带宽。通常对于DDR3信号的测试,推荐的示波器和探头的带宽在8GHz;DDR4测试建议的测试系统带宽是12GHz;而DDR5测试则推荐使用 16GHz以上带宽的示波器和探头系统。

对DDR5来说,设计更为复杂,仿真软件需要帮助用户通过应用IBIS模型针对基于 DDR5颗粒或DIMM的系统进行仿真验证,比如仿真驱动能力、随机抖动/确定性抖动、寄 生电容、片上端接ODT、信号上升/下降时间、AGC(自动增益控制)功能、4taps DFE(4抽头 判决反馈均衡)等。

DDR的读写信号分离

对于DDR总线来说,真实总线上总是读写同时存在的。规范对于读时序和写时序的 相关时间参数要求是不一样的,读信号的测量要参考读时序的要求,写信号的测量要参考写 时序的要求。因此要进行DDR信号的测试,第一步要做的是从真实工作的总线上把感兴 趣的读信号或者写信号分离出来。JEDEC协会规定的DDR4总线的 一个工作时 序图(参考资料: JEDEC STANDARD DDR4 SDRAM,JESD79-4),可以看到对于读和写信 号来说,DQS和DQ间的时序关系是不一样的。 DDR DDR2 DDR3 DDR4 和 DDR5 内存带宽;

通信DDR一致性测试PCI-E测试,DDR一致性测试

如果PCB的设计密度不高,用户有可能在DDR颗粒的引脚附近找到PCB过孔,这时可以用焊接或点测探头在过孔上进行信号测量。DDR总线信号质量测试时经常需要至少同时连接CLK、DQS、DQ等信号,且自动测试软件需要运行一段时间,由于使用点测探头人手很难长时间同时保持几路信号连接的可靠性,所以通常会使用焊接探头测试。有时为了方便,也可以把CLK和DQS焊接上,DQ根据需要用点测探头进行测试。有些用户会通过细铜线把信号引出再连接示波器探头,但是因为DDR的信号速率很高,即使是一段1cm左右的没有匹配的铜线也会严重影响信号的质量,因此不建议使用没有匹配的铜线引出信号。有些示波器厂商的焊接探头可以提供稍长一些的经过匹配的焊接线,可以尝试一下这种焊接探头。图5.13所示就是一种用焊接探头在过孔上进行DDR信号测试的例子。DDR总线一致性测试对示波器带宽的要求;通信DDR一致性测试PCI-E测试

DDR4 一致性测试软件;通信DDR一致性测试PCI-E测试

DDR规范没有定义模板,这给用眼图方式分析信号时判断信号是否满足规范要求带来挑战。有基于JEDEC规范定义的,ds、,dh、-H(ac)min和rIL(ac)max参数,得出的DDR2533写眼图的模板,中间的区域就是模板,中间的线是DQS的有效边沿即有效的上升沿或下降沿。严格按规范来说的话,中间的模板应该定义为横着的梯形,因为保持时间是相对于DC参数的,不过用长方形可以定义一个更严格的参数要求。

DDR总线一致性测试对示波器带宽的要求

因为Jedec规范没有给岀DDR具体的快的上升、下降时间,通过预估的方式可以得岀 快的边沿时间,但是往往比实际要快,是基于实际PCB板材的情况得出的结果,有 了这个结果可计算出需要的示波器带宽。 通信DDR一致性测试PCI-E测试

与DDR一致性测试相关的文章
DDR一致性测试HDMI测试 2024-12-27

按照存储信息方式的不同,随机存储器又分为静态随机存储器SRAM(Static RAM)和 动态随机存储器DRAM(Dynamic RAM)。SRAM运行速度较快、时延小、控制简单,但是 SRAM每比特的数据存储需要多个晶体管,不容易实现大的存储容量,主要用于一些对时 延和速度有要求但又不需要太大容量的场合,如一些CPU芯片内置的缓存等。DRAM的 时延比SRAM大,而且需要定期的刷新,控制电路相对复杂。但是由于DRAM每比特数据存储只需要一个晶体管,因此具有集成度高、功耗低、容量大、成本低等特点,目前已经成为大 容量RAM的主流,典型的如现在的PC、服务器、嵌入式系统上用的大容量内存都是DRA...

与DDR一致性测试相关的问题
信息来源于互联网 本站不为信息真实性负责