企业商机
DDR一致性测试基本参数
  • 品牌
  • 克劳德
  • 型号
  • DDR一致性测试
DDR一致性测试企业商机

为了进行更简单的读写分离,Agilent的Infiniium系列示波器提供了一种叫作InfiniiScan 的功能,可以通过区域(Zone)定义的方式把读写数据可靠分开。

根据读写数据的建立保持时间不同,Agilent独有的InfiniiScan功能可以通过在屏幕上画 出几个信号必须通过的区域的方式方便地分离出读、写数据,并进一步进行眼图的测试。

信号的眼图。用同样的方法可以把读信号的眼图分离出来。

除了形成眼图外,我们还可以利用示波器的模板测量功能对眼图进行定量分析,

用户可以根据JEDEC的要求自行定义一个模板对读、写信号进行模板测试,如 果模板测试Fail,则还可以利用Agilent示波器提供的模板定位功能定位到引起Fail的波形段。 DDR2 和 LPDDR2 电气一致性测试应用软件。江苏DDR一致性测试方案

江苏DDR一致性测试方案,DDR一致性测试

D D R 5 的 接 收 端 容 限 评 估 需 要 通 过 接 收 容 限 的 一 致 性 测 试 来 进 行 , 主 要 测 试 的 项 目 有 D Q 信 号 的 电 压 灵 敏 度 、 D Q S 信 号 的 电 压 灵 敏 度 、 D Q S 的 抖 动 容 限 、 D Q 与 D Q S 的 时 序 容 限、DQ的压力眼测试、DQ的均衡器特性等。

在DDR5的接收端容限测试中,也需要通过御用的测试夹具对被测件进行测试以及测试前的校准。展示了一套DDR5的DIMM条的测试夹具,包括了CTC2夹具(ChannelTestCard)和DIMM板(DIMMTestCard)等。CTC2夹具上有微控制器和RCD芯片等,可以通过SMBus/I²C总线配置电路板的RCD输出CA信号以及让被测件进入环回模式。测试夹具还提供了CK/CA/DQS/DQ/LBD/LBS等信号的引出。 江苏DDR一致性测试方案DDR4 总线物理层仿真测试和协议层的测试方案;

江苏DDR一致性测试方案,DDR一致性测试

以上只是 一 些进行DDR读/写信号分离的常用方法,根据不同的信号情况可以做选 择。对于DDR信号的 一 致性测试来说,用户还可以选择另外的方法,比如根据建立/保持 时间的不同进行分离或者基于CA信号突发时延的方法(CA高接下来对应读操作,CA低 接下来对应写操作)等,甚至未来有可能采用一些机器学习(Machine Learning)的方法对 读/写信号进行判别。读时序和写时序波形分离出来以后,就可以方便地进行波形参数或者 眼图模板的测量。

克劳德高速数字信号测试实验室

对于嵌入式应用的DDR的协议测试, 一般是DDR颗粒直接焊接在PCB板上,测试可 以选择针对逻辑分析仪设计的BGA探头。也可以设计时事先在板上留测试点,把被测信 号引到一些按一定规则排列的焊盘上,再通过相应探头的排针顶在焊盘上进行测试。

协议测试也可以和信号质量测试、电源测试结合起来,以定位由于信号质量或电源问题 造成的数据错误。图5.23是一个LPDDR4的调试环境,测试中用逻辑分析仪观察总线上 的数据,同时用示波器检测电源上的纹波和瞬态变化,通过把总线解码的数据和电源瞬态变 化波形做时间上的相关和同步触发,可以定位由于电源变化造成的总线读/写错误问题。 DDR1 电气一致性测试应用软件。

江苏DDR一致性测试方案,DDR一致性测试

DDR时钟总线的一致性测试

DDR总线参考时钟或时钟总线的测试变得越来越复杂,主要测试内容可以分为两方面:波形参数和抖动。波形参数主要包括:Overshoot(过冲);Undershoot(下冲);SlewRate(斜率);RiseTime(上升时间)和FallTime(下降时间);高低时间;DutyCycle(占空比失真)等,测试较简单,在此不再赘述。抖动测试则越来越复杂,以前一般只是测试Cycle-CycleJitter(周期到周期抖动),但是当速率超过533MT/S的DDR2&3时,测试内容相当多,不可忽略。表7-15是DDR2667的规范参数。对这些抖动参数的测试需要用软件实现,比如Agilent的N5413ADDR2时钟表征工具。测试建议用系统带宽4GHz以上的差分探头和示波器,测试点在DIMM上靠近DRAM芯片的位置,被测系统建议运行MemoryTest类的总线加压软件。 DDR4/LPDDR4 一致性测试;江苏DDR一致性测试方案

DDR4 电气一致性测试应用软件。江苏DDR一致性测试方案

通常我们会以时钟为基准对数据信号叠加形成眼图,但这种简单的方法对于DDR信 号不太适用。DDR总线上信号的读、写和三态都混在一起,因此需要对信号进行分离后再进 行测量分析。传统上有以下几种方法用来进行读/写信号的分离,但都存在一定的缺点。

(1)根据读/写Preamble的宽度不同进行分离(针对DDR2信号)。Preamble是每个Burst的数据传输开始前,DQS信号从高阻态到发出有效的锁存边沿前的  一段准备时间,有些芯片的读时序和写时序的Preamble的宽度可能是不一样的,因此可以  用示波器的脉冲宽度触发功能进行分离。但由于JEDEC并没有严格规定写时序的  Preamble宽度的上限,因此如果芯片的读/写时序的Preamble的宽度接近则不能进行分  离。另外,对于DDR3来说,读时序的Preamble可能是正电平也可能是负电平;对于  DDR4来说,读/写时序的Preamble几乎一样,这都使得触发更加难以设置。 江苏DDR一致性测试方案

深圳市力恩科技有限公司属于仪器仪表的高新企业,技术力量雄厚。公司是一家有限责任公司企业,以诚信务实的创业精神、专业的管理团队、踏实的职工队伍,努力为广大用户提供***的产品。公司拥有专业的技术团队,具有实验室配套,误码仪/示波器,矢量网络分析仪,协议分析仪等多项业务。力恩科技顺应时代发展和市场需求,通过**技术,力图保证高规格高质量的实验室配套,误码仪/示波器,矢量网络分析仪,协议分析仪。

与DDR一致性测试相关的文章
校准DDR一致性测试销售 2024-07-22

JEDEC组织发布的主要的DDR相关规范,对发布时间、工作频率、数据 位宽、工作电压、参考电压、内存容量、预取长度、端接、接收机均衡等参数做了从DDR1 到 DDR5的电气特性详细对比。可以看出DDR在向着更低电压、更高性能、更大容量方向演 进,同时也在逐渐采用更先进的工艺和更复杂的技术来实现这些目标。以DDR5为例,相 对于之前的技术做了一系列的技术改进,比如在接收机内部有均衡器补偿高频损耗和码间 干扰影响、支持CA/CS训练优化信号时序、支持总线反转和镜像引脚优化布线、支持片上 ECC/CRC提高数据访问可靠性、支持Loopback(环回)便于IC调测等。DDR5 一致性测试应用软件。校准...

与DDR一致性测试相关的问题
信息来源于互联网 本站不为信息真实性负责