抖动的频率范围。抖动实际上是时间上的噪声,其时间偏差的变化频率可能比较 快也可能比较慢。通常把变化频率超过10Hz以上的抖动成分称为jitter,而变化频率低于 10Hz的抖动成分称为wander(漂移)。wander主要反映的是时钟源随着时间、温度等的缓 慢变化,影响的是时钟或定时信号的***精度。在通信或者信号传输中,由于收发双方都会 采用一定的时钟架构来进行时钟的分配和同步,缓慢的时钟漂移很容易被跟踪上或补偿掉, 因此wander对于数字电路传输的误码率影响不大,高速数字电路测量中关心的主要是高 频的jitter。高速数字接口原理与测试;HDMI测试数字信号测试DDR测试
数据经过8b/10b编码后有以下优点:
(1)有足够多的跳变沿,可以从数据中进行时钟恢复。正常传输的数据中可能会有比较长的连续的0或者连续的1,而进行完8b/10b编码后,其编码规则保证了编码后的数据流中不会出现超过5个连续的0或1,信号中会出现足够多的跳变沿,因此可以采用嵌入式的时钟方式,即接收端可以从数据流中通过PLL电路直接恢复时钟,不需要专门的时钟传输通道。
(2)直流平衡,可以采用AC耦合方式。经过编码后数据中不会出现连续的0或者1, 但还是有可能在某个时间段内0或者1的数量偏多一些。从上面的编码表中我们可以看 到,同一个Byte对应有正、负两组10bit的编码, 一个编码中1的数量多一些,另一个编码中 0 的数量多一些。数据在对当前的Byte进行8b/10b编码传输时,会根据前面历史传输的 数据中正负bit的数量来选择使用哪一组编码,从而可以保证总线上正负bit的数量在任何 时刻基本都是平衡的,也就是直流点不会发生大的变化。直流点平衡以后,在信号传输的路 径上我们就可以采用AC耦合方式(常用的方法是在发送端或接收端串接隔直电容),这 样信号对于收发端的地电平变化和共模噪声的抵抗能力进一步增强,可以传输更远的距离。 HDMI测试数字信号测试DDR测试数字通信的带宽表征为:bit的传输速率;
理想的跳变位置。抖动是个相对的时间量,怎么确定信号的理想的跳变位置对于 抖动的测量结果有很关键的影响。对于时钟信号的测量,我们通常关心的是时钟信号是否 精确地等间隔,因此这个理想位置通常是从被测信号中提取的一个等周期分布时钟的跳变 沿;而对于数据信号的测量,我们关心的是这个信号相对于其时钟的位置跳变,因此这个理 想跳变位置就是其时钟有效沿的跳变位置。对于很多采用嵌入式时钟的高速数字电路来 说,由于没有专门的时钟传输通道,情况要更复杂一些,这时的理想跳变位置通常是指用一 个特定的时钟恢复电路(可能是硬件的也可能是软件的)从数据中恢复出的时钟的有效跳 变沿。
通常情况下预加重技术使用在信号的发送端,通过预先对信号的高频分量进行增强来 补偿传输通道的损耗。预加重技术由于实现起来相对简单,所以在很多数据速率超过 1Gbps 的总线中使用,比如PCle,SATA 、USB3 .0 、Displayport等总线中都有使用。当 信号速率进一步提高以后,传输通道的高频损耗更加严重,靠发送端的预加重已经不太 够用,所以很多高速总线除了对预加重的阶数进一步提高以外,还会在接收端采用复杂的均 衡技术,比如PCle3.0 、SATA Gen3 、USB3.0 、Displayport HBR2 、10GBase-KR等总线中都 在接收端采用了均衡技术。采用了这些技术后,FR-4等传统廉价的电路板材料也可以应用 于高速的数字信号传输中,从而节约了系统实现的成本。数字 信号处理系统的基本组成;
数字信号的时钟分配(ClockDistribution)
前面讲过,对于数字电路来说,目前绝大部分的场合都是采用同步逻辑电路,而同步逻辑电路中必不可少的就是时钟。数字信号的可靠传输依赖于准确的时钟采样,一般情况下发送端和接收端都需要使用相同频率的工作时钟才可以保证数据不会丢失(有些特殊的应用中收发端可以采用大致相同频率工作时钟,但需要在数据格式或协议层面做些特殊处理)。为了把发送端的时钟信息传递到接收端以进行正确的信号采样,数字总线采用的时钟分配方式大体上可以分为3类,即并行时钟、嵌入式时钟、前向时钟,各有各的应用领域。 数字信号可通过分时将大量信号合成为一个信号(称复用信号),通过某个处理器处理后,再将信号解复用;HDMI测试数字信号测试DDR测试
数字信号处理技术经过几十年的发展已经相当成熟,目前在很多领域都有着宽敞的应用。HDMI测试数字信号测试DDR测试
预加重是一种在发送端事先对发送信号的高频分量进行补偿的方法,这种方法的实现是通过增大信号跳变边沿后个比特(跳变比特)的幅度(预加重)来完成的。比如对于一个00111的比特序列来说,做完预加重后序列里个1的幅度会比第二个和第三个1的幅度大。由于跳变比特了信号里的高频分量,所以这种方法实际上提高了发送信号中高频信号的能量。在实际实现时,有时并不是增加跳变比特的幅度,而是相应减小非跳变比特的幅度,减小非跳变比特幅度的这种方法有时又叫去加重(De-emphasis)。图1.26反映的是预加重后信号波形的变化。
对于预加重技术来说,其对信号改善的效果取决于其预加重的幅度的大小,预加重的幅度是指经过预加重后跳变比特相对于非跳变比特幅度的变化。预加重幅度的计算公式如图1.27所示。数字总线中经常使用的预加重有3.5dB、6dB、9.5dB等。对于6dB的预加重来说,相当于从发送端看,跳变比特的电压幅度是非跳变比特电压幅度的2倍。 HDMI测试数字信号测试DDR测试
采用并行总线的另外一个问题在于总线的吞吐量很难持续提升。对于并行总线来说, 其总线吞吐量=数据线位数×数据速率。我们可以通过提升数据线的位数来提高总线吞吐 量,也可以通过提升数据速率来提高总线吞吐量。以个人计算机中曾经非常流行的PCI总 线为例,其**早推出时总线是32位的数据线,工作时钟频率是33MHz,其总线吞吐量= 32bit×33MHz;后来为了提升其总线吞吐量推出的PCI-X总线,把总线宽度扩展到64位, 工作时钟频率比较高提升到133MHz,其总线吞吐量=64bit×133MHz。是PCI插槽 和PCI-X插槽的一个对比,可以看到PCI-X由于使用了更多的数据线,其插槽...